Cheile de procesor TOP SECRET de la AMD pentru AI

Nu este un secret faptul că AMD va obține o mulțime de kilometraj din tehnologia sa verticală cache în viitor. L-am văzut deja în procesoarele EPYC Milan-X pentru servere și în Ryzen 7 5800X3D pentru computere. Totuși, planurile ar putea merge mai departe și am putea vorbi despre un eventual L4 Cache și AI în viitorul AMD Ryzen.

Memoria cache a unui procesor are o funcție clară, de a grăbi execuția instrucțiunilor. Cu toate acestea, acest lucru nu poate fi mai lent în preluarea datelor decât RAM. Așadar, este atins punctul în care adăugarea unor niveluri de cache suplimentare este contraproductivă și nu duce la o performanță mai bună. Motivul pentru aceasta este că nivelurile nu sunt continue și trebuie făcut un acces suplimentar pentru fiecare dintre niveluri până la ajungerea în memoria sistemului.

Cheile de procesor TOP SECRET de la AMD pentru AI

Cu toate acestea, apariția memoriei DDR5 și latența sa de acces mai mare deschid o fereastră de oportunitate pentru încă un nivel în ierarhie. Care în cazul desktop-ului AMD Ryzen nu ar fi localizat în Chiplets CCD, ci mult mai departe. Mai exact în controlerul de memorie integrat. Ce este un cache L4 în procesoarele AMD. Atât EPYC, Threadripper, cât și Ryzen.

De unde știm că viitoarele procesoare AMD vor avea un cache L4?

Răspunsul la întrebare este simplu, nici mai mult, nici mai puțin decât un brevet. Și este că AMD intenționează să răspundă la una dintre capacitățile care Intel are in acest moment. Ne referim la unitățile XMX din Intel Core 12 și Xeon-urile bazate pe Sapphire Rapids. Adică, unitatea de tip matrice sistolice sau unitatea tensorală pentru a calcula matrice. Cu alte cuvinte: pentru a accelera algoritmii de inteligență artificială, astfel încât aceștia să funcționeze mai bine pe procesor.

Pentru a face acest lucru, AMD a creat o nouă unitate IOD, care se remarcă prin sacrificarea unor porturi pentru diferitele procesoare în schimbul integrării unei unități care să accelereze algoritmii de Machine Learning. Așa că ne confruntăm cu răspunsul AMD la includerea unității XMX în cele mai noi procesoare de la principalul său rival. Harul acestui lucru este că, în timp ce Intel a ales ca unele dintre Xeon Sapphire Rapids să folosească memorie HBM. În cazul AMD, soluția este mai simplă. Utilizarea acelorași V-Cache ca deasupra procesorului pentru ca AI să accelereze algoritmii menționați . Deși în acest caz sub formă de cache L4 . Un nivel nemaiauzit până acum la procesoarele cu arhitectură Zen.

În momentul de faţă acesta este încă un brevet, dar acest lucru este probabil să aibă ca rezultat un nou Procesor variantă . În orice caz, este o piață în care AMD și-a manifestat cel mai puțin interes dintre toate. Deși zvonurile susțin că respectiva unitate ar putea fi de fapt un FPGA sau eFPGA încorporat de la Xilinx . Despre asta vom lăsa îndoieli când va veni momentul.